在 06-03-2009 11:36 PM
NI工程師你好 :
請問一下,我想知CompactRIO是否能製作一千個Delay。(如果可以的話,是否能告知如何撰寫)
如果不行的話,依你們經驗,大約整個FPGA中,能最多使用多少個暫存位移器或是使用陣列制作的Delay。
謝謝
在 06-04-2009 10:58 PM
假如你要做的事情是,將外界送進來的 1000 筆資料紀錄下來並讓 cRIO 上的模組送出,你可以使用 FIFO,而不是用 shift register。
你可以在 http://zone.ni.com/dzhp/app/main 輸入關鍵字,例如 FPGA, FIFO 然後查詢相關的文章。但是使用 FIFO 需要一些對 cRIO 系統的基本認識,你可以先試著在網上研讀有關的技術文件,或是來上 cRIO, FPGA 的課程以幫助你了解這些概念。
在 06-05-2009 12:03 AM
假如你要做的事情是,將外界送進來的 1000 筆資料紀錄下來並讓 cRIO 上的模組送出,你可以使用 FIFO,而不是用 shift register。
你所說,那FIFO將1000筆資料紀錄下來,是指可調整他的儲存大小,
假如FIFO讀到外部訊號1000筆
那1001一筆的資料將會取代第一筆資料,我所說的是正確嗎(如暫存位移器)
EX
外部訊號送出 1、5、8、10、6、3、7、8…隨機
FIFO 儲存大小設為4
那FIFO紀綠的順序是
[1 0 0 0]
[5 1 0 0]
[8 5 1 0]
[10 8 5 1]
[6 10 8 5]......
還是FIFO紀錄是一次全更新 如下
[1 5 8 10]
[6 3 7 8]
謝謝
在 06-05-2009 01:59 AM
在設計FPGA的時候,我們有可能遇到compile failed的狀況,
最佳化FPGA code的其中一個方法,
就是深入去了解每個運算子、運算元用掉多少資源
底下這篇KB提供一些估算需要的資訊,提供給大家參考。
I am doing my project on ECG signal characteristics using LabVIEW , Can the labview code be transferred to a CompactRIO ?
Can the CRIO system work independently with a monitor for display? Can the use of Computer be avoided?
在 04-04-2014 08:25 AM
並不是所有的數學分析函數都可以在 real-time or FPGA 執行
請提供更詳細的資訊